*利用CPLD/FPGA提供的软硬体发展环境学习最新逻辑IC设计,以取代TTL/CMOS繁索的硬件设计 *可使用电路绘图法(Graphic)及数位硬件描述语言法(VHDL/AHDL)来发展电路 *CPLD/FPGA提供脚位可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用 *CPLD/FPGA每一I/O Pin皆有逻辑状态监视器,以便迅速了解每一Pin status *清楚标示每一Pin的脚位,易于目视和测量 *使用Print Port直接在原厂发展系统下Down Load *可使用烧录器烧录CPLD/FPGA程序到EPROM,实验器可Stand-alone运作 *可做8051和CPLD/FPGA的配合电路实验 *适用WIN95/98/2000/NT操作系统
性能描述 |
支援晶片 |
ALTERS FLEX10K 10(TOFP 144pin),使用模组化设计,可弹性更换其他厂牌CPLD或FPGA |
信号产生单元 |
可程序频率产生器 |
标准频率 |
1/10/100/1K/10K/100K/1M/10MZ |
逻辑输入开关 8*1带灯逻辑输入原装按键 |
8*2逻辑输入指示开关 |
LCD16*2显示器 |
6位数七节显示器 |
1组蜂鸣器输出 |
线性单元 |
2组8bit D/A转换器 |
1组8bit A/D转换器 |
MPU单元 |
8051和CPLD/FPGA的配合电路实验 |
用电规格 |
AC90-260V 50/60HZ AO输入 |
Print Port Download介面 |
实验内容 |
组合逻辑电路的设计、模拟、测试 1、基本逻辑 2、减法器 3、解码器 4、组合逻辑 5、比较器 6、多工器7、加法器 8、编码器 9、解多工序向逻辑电路的设计、模拟、测试 1、正反器 2、移位暂存器 3、移位计数暂存器4、同步计数器 5、非同步计数器 类比电路的设计、模拟、测试 A/D转换器2、D/A转换器 |
专题应用实验 |
8*8双色点矩阵LED控制实验, 数字钟, 计数器 , 电子闹钟, 交通信号控制 , 电子骰子 , 键盘扫描 , LCD显示控制实验, A/D,D/A转换器实验, 简易CPU设计 , VHDL/AHDL语言设计 , 配合8051专题实验 |
适用课程范围 |
基础逻辑课程, 数字电路设计课程, 数字系统设计电路课程, 微机原理课程, VLS设计课程 , CPLD/FPGA晶片设计课程, 8051单晶,片课程 , 专题制作 |
标准附件 |
|
ALRWEA BASELINE 9.23 CDX1 PRINTER CABLEX1 AC线X1 |
|